18.05.2017

Als einer der fast 150 Aussteller präsentiert das DKRZ auf seinem Infostand L-440 seine Infrastruktur – Supercomputer und Datenspeicher, die maßgeschneidert für die deutsche Klimaforschung sind – sowie seine Services, um die Ressourcen optimal und effizient zu nutzen. Das DKRZ ist kompetenter Partner in zahlreichen deutschen und europäischen Projekten. Über das vom DKRZ koordinierte europäische Exzellenzzentrum für europäische Wetter- und Klimamodellierung ESiWACE können sich die Besucher am Stand informieren. Der Klimaglobus zeigt wieder viele aktuelle Simulationen, die am DKRZ berechnet und visualisiert wurden.

Intel präsentiert an seinem Stand F-930 zusammen mit dem DKRZ eine interaktive Visualisierung auf Basis eines wolkenauflösenden Atmosphärenmodells für Deutschland, welches im Rahmen des Projekts HD(CP)2 am DKRZ berechnet wurde. Für die 3D Visualisierung der Daten wird ein neues Paraview PlugIn von Intel (OSPRay) eingesetzt, welches photorealistisches Raytracing in Echtzeit ermöglicht.

Beim Vortragsprogramm leitet Prof. Thomas Ludwig am 20. Juni die Session „Forecasting the Future Role of HPC in Weather & Climate Prediction“, bei der Peter Bauer vom Europäischen Zentrum für mittelfristige Wettervorhersage (ECMWF)) als Keynote-Sprecher eingeladen ist.

Bereits zum zweiten Mal wird während der ISC‘17 der Workshop „Energy-Aware High Performance Computing“ (EnA-HPC) unter Mitorganisation von Prof. Ludwig stattfinden.

Ein weiterer Workshop “HPC I/O in the Data Center” sowie die Birds-of-Feather-Session “The Virtual Institute of I/O and the IO-500” finden unter Leitung von Dr. Julian Kunkel statt.

Das Team der DKRZ-Forschungsgruppe „Wissenschaftliches Rechnen“ wird – als eines von zwölf Teams – an der Student Cluster Competition teilnehmen und zahlreiche Poster präsentieren.

Als Partner der Gauß-Allianz (GA) referieren DKRZ-Mitarbeiter am Vormittag des 21. Juni am Infostand Nr. A-1414 der GA einerseits über die Skalierbarkeit von Klimamodellen am Beispiel des Projekts HD(CP)2 und andererseits über die Verbesserung von Ein-/ und Ausgabe im HPC-Bereich.